Vytisknout stránku
Obrázky mají pouze ilustrativní charakter. Prosím projděte si popis produktu.
4 699 Skladem
Potřebujete další?
Dodání do 1 až 2 pracovních dnů
Objednávky do 17:00, standardní doručení
Množství | |
---|---|
1+ | 112.108 Kč |
10+ | 94.552 Kč |
25+ | 92.294 Kč |
50+ | 89.786 Kč |
100+ | 87.028 Kč |
250+ | 85.272 Kč |
500+ | 83.516 Kč |
Cena za:Každý
Minimálně: 1
Více: 1
112.11 Kč (bez DPH)
Přidat č. dílu / poznámku k řádku
Přidáno do potvrzení objednávky, faktury a expedice pouze pro tuto objednávku.
Toto číslo bude přidáno do kolonky Potvrzení objednávky, Faktury, Zásilky, Webového potvrzovacího emailu a Produktového štítku.
Informace o produktu
VýrobceMICRON
Č. dílu výrobceMT46H16M32LFB5-5 IT:C
Objednací kód3530757
Technický list
Typ DRAMMobile LPDDR
Hustota Paměti512Mbit
Konfigurace Paměti16M x 32bit
Hodinová Frekvence Max200MHz
Pouzdro IOVFBGA
Počet Pinů90Pinů
Napájecí Napětí Nom1.8V
Montáž IOPovrchová Montáž
Provozní Teplota Min-40°C
Provozní Teplota Max85°C
Produktová Řada-
SVHCNo SVHC (17-Dec-2015)
Přehled produktu
MT46H16M32LFB5-5 IT:C is a mobile LPDDR SDRAM. The 512Mb mobile low-power DDR SDRAM is a high-speed CMOS, dynamic random-access memory containing 536,870,912 bits. It is internally configured as a quad-bank DRAM. Each of the x16’s 134,217,728-bit banks are organized as 8192 rows by 1024 columns by 16 bits. Each of the x32’s 134,217,728-bit banks are organized as 8192 rows by 512 columns by 32 bits.
- 1.8/1.8V operating voltage, differential clock inputs (CK and CK#)
- Bidirectional data strobe per byte of data (DQS)
- Internal, pipelined double data rate (DDR) architecture; two data accesses per clock cycle
- Commands entered on each positive CK edge, clock stop capability
- DQS edge-aligned with data for READs; centre aligned with data for WRITEs
- 4 internal banks for concurrent operation, data masks (DM) for masking write data; one mask per byte
- Programmable burst lengths (BL): 2, 4, 8, or 16, concurrent auto precharge option is supported
- Auto refresh and self refresh modes, 1.8V LVCMOS-compatible inputs
- 200MHz clock rate, 5.0ns access time, 16 Meg x 32 configuration, JEDEC-standard addressing
- 90-ball (8mm x 13mm) VFBGA package, -40°C to +85°C industrial operating temperature range
Technické specifikace
Typ DRAM
Mobile LPDDR
Konfigurace Paměti
16M x 32bit
Pouzdro IO
VFBGA
Napájecí Napětí Nom
1.8V
Provozní Teplota Min
-40°C
Produktová Řada
-
Hustota Paměti
512Mbit
Hodinová Frekvence Max
200MHz
Počet Pinů
90Pinů
Montáž IO
Povrchová Montáž
Provozní Teplota Max
85°C
SVHC
No SVHC (17-Dec-2015)
Technické dokumenty (1)
Legislativa a životní prostředí
Země původu:
Country in which last significant manufacturing process was carried outZemě původu:Singapore
Country in which last significant manufacturing process was carried out
Country in which last significant manufacturing process was carried outZemě původu:Singapore
Country in which last significant manufacturing process was carried out
Tarif č.:85423231
US ECCN:EAR99
EU ECCN:NLR
Vyhovuje směrnici RoHS:Ano
RoHS
Vyhovuje směrnici RoHS o ftalátech:Ano
RoHS
SVHC:No SVHC (17-Dec-2015)
Stáhnout osvědčení o shodě
Osvědčení o shodě
Hmotnost (kg):.001515