Vytisknout stránku
Obrázky mají pouze ilustrativní charakter. Prosím projděte si popis produktu.
589 Skladem
Potřebujete další?
Dodání do 1 až 2 pracovních dnů
Objednávky do 17:00, standardní doručení
Množství | |
---|---|
1+ | 179.322 Kč |
10+ | 166.782 Kč |
25+ | 161.515 Kč |
50+ | 145.213 Kč |
100+ | 141.702 Kč |
250+ | 136.937 Kč |
Cena za:Každý
Minimálně: 1
Více: 1
179.32 Kč (bez DPH)
Přidat č. dílu / poznámku k řádku
Přidáno do potvrzení objednávky, faktury a expedice pouze pro tuto objednávku.
Toto číslo bude přidáno do kolonky Potvrzení objednávky, Faktury, Zásilky, Webového potvrzovacího emailu a Produktového štítku.
Informace o produktu
VýrobceMICRON
Č. dílu výrobceMT48LC2M32B2B5-6A IT:J
Objednací kód4050867
Technický list
Typ DRAMSDR
Hustota Paměti64Mbit
Konfigurace Paměti2M x 32bit
Hodinová Frekvence Max167MHz
Pouzdro IOVFBGA
Počet Pinů90Pinů
Napájecí Napětí Nom3.3V
Montáž IOPovrchová Montáž
Provozní Teplota Min-40°C
Provozní Teplota Max85°C
Produktová Řada-
SVHCNo SVHC (17-Dec-2015)
Přehled produktu
MT48LC2M32B2B5-6A IT:J is a SDR SDRAM. It uses a 64Mb SDRAM and a high-speed CMOS, dynamic random-access memory containing 67,108,864 bits. It is internally configured as a quad-bank DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Each of the x4’s 67,108,864-bit banks are organized as 8192 rows by 2048 columns by 4 bits. Each of the 16,777,216-bit banks are organized as 2048 rows by 256 columns by 32bits. It supports CAS latency (CL) of 1, 2, and 3.
- Operating supply voltage range is 3V to 3.6V (VDD, VDDQ)
- 2Meg x 32 configuration (512K x 32 x 4 banks), PC100-compliant
- Packaging style is 90-ball VFBGA (8mm x 13mm)
- Clock frequency is 167MHz, auto refresh
- Industrial temperature range is –40˚C to +85˚C
- Fully synchronous to all signals registered on positive edge of system clock
- Internal pipelined operation; column address can be changed every clock cycle
- Internal banks for hiding row access/precharge
- Auto precharge, includes concurrent auto precharge and auto refresh modes
- LVTTL-compatible inputs and outputs
Technické specifikace
Typ DRAM
SDR
Konfigurace Paměti
2M x 32bit
Pouzdro IO
VFBGA
Napájecí Napětí Nom
3.3V
Provozní Teplota Min
-40°C
Produktová Řada
-
Hustota Paměti
64Mbit
Hodinová Frekvence Max
167MHz
Počet Pinů
90Pinů
Montáž IO
Povrchová Montáž
Provozní Teplota Max
85°C
SVHC
No SVHC (17-Dec-2015)
Technické dokumenty (1)
Legislativa a životní prostředí
Země původu:
Country in which last significant manufacturing process was carried outZemě původu:Taiwan
Country in which last significant manufacturing process was carried out
Country in which last significant manufacturing process was carried outZemě původu:Taiwan
Country in which last significant manufacturing process was carried out
Tarif č.:85423239
US ECCN:EAR99
EU ECCN:NLR
Vyhovuje směrnici RoHS:Ano
RoHS
Vyhovuje směrnici RoHS o ftalátech:Ano
RoHS
SVHC:No SVHC (17-Dec-2015)
Stáhnout osvědčení o shodě
Osvědčení o shodě
Hmotnost (kg):.000001