Vytisknout stránku
Obrázky mají pouze ilustrativní charakter. Prosím projděte si popis produktu.
1 127 Skladem
Potřebujete další?
Dodání do 1 až 2 pracovních dnů
Objednávky do 17:00, standardní doručení
Množství | |
---|---|
1+ | 592.390 Kč |
10+ | 518.153 Kč |
25+ | 429.370 Kč |
50+ | 384.978 Kč |
100+ | 355.384 Kč |
Cena za:Každý
Minimálně: 1
Více: 1
592.39 Kč (bez DPH)
Přidat č. dílu / poznámku k řádku
Přidáno do potvrzení objednávky, faktury a expedice pouze pro tuto objednávku.
Toto číslo bude přidáno do kolonky Potvrzení objednávky, Faktury, Zásilky, Webového potvrzovacího emailu a Produktového štítku.
Informace o produktu
VýrobceALLIANCE MEMORY
Č. dílu výrobceAS4C1G16D4-062BCN
Objednací kód4260993
Technický list
Typ DRAMDDR4
Hustota Paměti16Gbit
Konfigurace Paměti1G x 16bit
Hodinová Frekvence Max1.6GHz
Pouzdro IOFBGA
Počet Pinů96Pinů
Napájecí Napětí Nom1.2V
Montáž IOPovrchová Montáž
Provozní Teplota Min0°C
Provozní Teplota Max95°C
Produktová Řada-
SVHCNo SVHC (27-Jun-2024)
Přehled produktu
AS4C1G16D4-062BCN DDR4 SDRAM is a high-speed dynamic random-access memory internally configured as an eight-bank DRAM for the x16 configuration. The DDR4 SDRAM uses an 8n-prefetch architecture to achieve high-speed operation. The 8n-prefetch architecture is combined with an interface designed to transfer two data words per clock cycle at the I/O pins. A single READ or WRITE operation for the DDR4 SDRAM consists of a single 8n-bit wide, four-clock data transfer at the internal DRAM core and two corresponding n-bit wide, one-half-clock-cycle data transfers at the I/O pins.
- On-die, internal, adjustable VREFDQ generation, VDD = VDDQ = 1.2V ±60mV
- 1.2V pseudo open-drain I/O, 8 internal banks (x16): 2 groups of 4 banks each
- 8n-bit prefetch architecture, programmable data strobe preambles
- Data strobe preamble training, command/address latency (CAL), command/address (CA) parity
- Multipurpose register READ and WRITE capability, write levelling, self refresh mode
- Low-power auto self-refresh (LPASR), temperature-controlled refresh (TCR)
- Fine granularity refresh, self refresh abort, maximum power saving, output driver calibration
- Nominal, park, and dynamic on-die termination (ODT), data bus inversion (DBI) for data bus
- Databus write cyclic redundancy check (CRC), Per-DRAM addressability, JEDEC JESD-79-4 compliant
- 96-ball FBGA package, commercial temperature range from 0°C to 95°C
Technické specifikace
Typ DRAM
DDR4
Konfigurace Paměti
1G x 16bit
Pouzdro IO
FBGA
Napájecí Napětí Nom
1.2V
Provozní Teplota Min
0°C
Produktová Řada
-
Hustota Paměti
16Gbit
Hodinová Frekvence Max
1.6GHz
Počet Pinů
96Pinů
Montáž IO
Povrchová Montáž
Provozní Teplota Max
95°C
SVHC
No SVHC (27-Jun-2024)
Technické dokumenty (1)
Legislativa a životní prostředí
Země původu:
Country in which last significant manufacturing process was carried outZemě původu:China
Country in which last significant manufacturing process was carried out
Country in which last significant manufacturing process was carried outZemě původu:China
Country in which last significant manufacturing process was carried out
Tarif č.:85423231
US ECCN:EAR99
EU ECCN:NLR
Vyhovuje směrnici RoHS:Ano
RoHS
Vyhovuje směrnici RoHS o ftalátech:Bude posouzeno
SVHC:No SVHC (27-Jun-2024)
Stáhnout osvědčení o shodě
Osvědčení o shodě
Hmotnost (kg):.000001