Vytisknout stránku
Obrázky mají pouze ilustrativní charakter. Prosím projděte si popis produktu.
Č. dílu výrobceIS43LD32128C-18BLI
Objednací kód4176685
Technický list
109 Skladem
Potřebujete další?
Dodání do 1 až 2 pracovních dnů
Objednávky do 17:00, standardní doručení
Množství | |
---|---|
1+ | 313.500 Kč |
10+ | 241.019 Kč |
25+ | 214.434 Kč |
50+ | 188.351 Kč |
100+ | 186.846 Kč |
Cena za:Každý
Minimálně: 1
Více: 1
313.50 Kč (bez DPH)
Přidat č. dílu / poznámku k řádku
Přidáno do potvrzení objednávky, faktury a expedice pouze pro tuto objednávku.
Toto číslo bude přidáno do kolonky Potvrzení objednávky, Faktury, Zásilky, Webového potvrzovacího emailu a Produktového štítku.
Informace o produktu
Č. dílu výrobceIS43LD32128C-18BLI
Objednací kód4176685
Technický list
Typ DRAMMobile LPDDR2 S4
Hustota Paměti4Gbit
Konfigurace Paměti128M x 32bit
Hodinová Frekvence Max533MHz
Pouzdro IOBGA
Počet Pinů134Pinů
Napájecí Napětí Nom1.2V
Montáž IOPovrchová Montáž
Provozní Teplota Min-40°C
Provozní Teplota Max85°C
Produktová Řada-
MSLMSL 3 - 168 hodin
SVHCNo SVHC (16-Jul-2019)
Přehled produktu
IS43LD32128C-18BLI is a mobile 4Gbit CMOS LPDDR2 DRAM. The device is organized as 8 banks of 32Meg words of 16bits or 16Meg words of 32bits. This product uses a double-data-rate architecture to achieve high-speed operation. The double data rate architecture is essentially a 4N prefetch architecture with an interface designed to transfer two data words per clock cycle at the I/O pins. This product offers fully synchronous operations referenced to both rising and falling edges of the clock. The data paths are internally pipelined and 4n bits prefetched to achieve very high bandwidth.
- Low-voltage core and I/O power supplies VDD2 = 1.14-1.3V, VDDCA/VDDQ = 1.14-1.3V, VDD1 = 1.7-1.95V
- High speed un-terminated logic (HSUL-12) I/O interface, ZQ calibration
- Four-bit pre-fetch DDR architecture, eight internal banks for concurrent operation
- Multiplexed, double data rate, command/address inputs
- Bidirectional/differential data strobe per byte of data (DQS/DQS#)
- Programmable read/write latencies(RL/WL) and burst lengths(4,8 or 16)
- On-chip temperature sensor to control self refresh rate
- Partial –array self refresh(PASR), deep power-down mode(DPD)
- 533MHz clock frequency
- 134 ball BGA package, industrial temperature rating range from -40°C to +85°C
Technické specifikace
Typ DRAM
Mobile LPDDR2 S4
Konfigurace Paměti
128M x 32bit
Pouzdro IO
BGA
Napájecí Napětí Nom
1.2V
Provozní Teplota Min
-40°C
Produktová Řada
-
SVHC
No SVHC (16-Jul-2019)
Hustota Paměti
4Gbit
Hodinová Frekvence Max
533MHz
Počet Pinů
134Pinů
Montáž IO
Povrchová Montáž
Provozní Teplota Max
85°C
MSL
MSL 3 - 168 hodin
Technické dokumenty (1)
Legislativa a životní prostředí
Země původu:
Country in which last significant manufacturing process was carried outZemě původu:Taiwan
Country in which last significant manufacturing process was carried out
Country in which last significant manufacturing process was carried outZemě původu:Taiwan
Country in which last significant manufacturing process was carried out
Tarif č.:85423239
US ECCN:EAR99
EU ECCN:NLR
Vyhovuje směrnici RoHS:Ano
RoHS
Vyhovuje směrnici RoHS o ftalátech:Ano
RoHS
SVHC:No SVHC (16-Jul-2019)
Stáhnout osvědčení o shodě
Osvědčení o shodě
Hmotnost (kg):.002417