Vytisknout stránku
Obrázky mají pouze ilustrativní charakter. Prosím projděte si popis produktu.
1 811 Skladem
Potřebujete další?
.
.
Standardní doručení ZDARMA
pro objednávky za 0.00 Kč a více
Přesné dodací lhůty budou vypočteny u pokladny
| Množství | |
|---|---|
| 1+ | 261.835 Kč |
| 10+ | 243.025 Kč |
| 25+ | 235.501 Kč |
| 50+ | 229.733 Kč |
| 100+ | 224.215 Kč |
Cena za:Každý
Minimálně: 1
Více: 1
261.83 Kč (bez DPH)
poznámku k řádku
Přidáno do potvrzení objednávky, faktury a expedice pouze pro tuto objednávku.
Toto číslo bude přidáno do kolonky Potvrzení objednávky, Faktury, Zásilky, Webového potvrzovacího emailu a Produktového štítku.
Informace o produktu
VýrobceMICRON
Č. dílu výrobceMT46H128M16LFDD-48 IT:C
Objednací kód4172391
Technický list
Typ DRAMMobile LPDDR
Hustota Paměti2Gbit
Konfigurace Paměti128M x 16bit
Hodinová Frekvence Max208MHz
Pouzdro IOVFBGA
Počet Pinů60Pinů
Napájecí Napětí Nom1.8V
Montáž IOPovrchová Montáž
Provozní Teplota Min-40°C
Provozní Teplota Max85°C
Produktová Řada-
SVHCNo SVHC (17-Dec-2015)
Přehled produktu
MT46H128M16LFDD-48 IT:C 2Gb mobile low-power DDR SDRAM is a high-speed CMOS, dynamic random-access memory containing 2,147,483,648 bits. It is internally configured as a quad-bank DRAM. Each of the x16’s 536,870,912-bit banks is organized as 16,384 rows by 2048 columns by 16 bits. Each of the x32’s 536,870,912-bit banks is organized as 16,384 rows by 1024 columns by 32 bits.
- VDD/VDDQ = 1.70 - 1.95V, bidirectional data strobe per byte of data (DQS)
- Internal, pipelined double data rate (DDR) architecture; two data accesses per clock cycle
- Differential clock inputs (CK and CK#), commands entered on each positive CK edge
- DQS edge-aligned with data for READs; centeraligned with data for WRITEs
- 4 internal banks for concurrent operation, data masks (DM) for masking write data; one mask per byte
- Concurrent auto precharge option is supported, auto refresh and self refresh modes
- 1.8V LVCMOS-compatible inputs, temperature-compensated self refresh (TCSR)²
- Partial-array self refresh, deep power-down, status read register (SRR), clock stop capability
- 64ms refresh; 32ms for the automotive temperature range, selectable output drive strength (DS)
- 60-ball VFBGA package, industrial operating temperature range from -40°C to +85°C
Technické specifikace
Typ DRAM
Mobile LPDDR
Konfigurace Paměti
128M x 16bit
Pouzdro IO
VFBGA
Napájecí Napětí Nom
1.8V
Provozní Teplota Min
-40°C
Produktová Řada
-
Hustota Paměti
2Gbit
Hodinová Frekvence Max
208MHz
Počet Pinů
60Pinů
Montáž IO
Povrchová Montáž
Provozní Teplota Max
85°C
SVHC
No SVHC (17-Dec-2015)
Technické dokumenty (1)
Legislativa a životní prostředí
Země původu:
Country in which last significant manufacturing process was carried outZemě původu:Singapore
Country in which last significant manufacturing process was carried out
Country in which last significant manufacturing process was carried outZemě původu:Singapore
Country in which last significant manufacturing process was carried out
Tarif č.:85423290
US ECCN:EAR99
EU ECCN:NLR
Vyhovuje směrnici RoHS:Ano
RoHS
Vyhovuje směrnici RoHS o ftalátech:Ano
RoHS
SVHC:No SVHC (17-Dec-2015)
Stáhnout osvědčení o shodě
Osvědčení o shodě
Hmotnost (kg):.000001