Vytisknout stránku
Obrázky mají pouze ilustrativní charakter. Prosím projděte si popis produktu.
383 Skladem
Potřebujete další?
.
.
Standardní doručení ZDARMA
pro objednávky za 0.00 Kč a více
Přesné dodací lhůty budou vypočteny u pokladny
| Množství | |
|---|---|
| 1+ | 253.308 Kč |
| 10+ | 250.048 Kč |
| 25+ | 247.038 Kč |
| 50+ | 243.778 Kč |
| 100+ | 240.517 Kč |
Cena za:Každý
Minimálně: 1
Více: 1
253.31 Kč (bez DPH)
poznámku k řádku
Přidáno do potvrzení objednávky, faktury a expedice pouze pro tuto objednávku.
Toto číslo bude přidáno do kolonky Potvrzení objednávky, Faktury, Zásilky, Webového potvrzovacího emailu a Produktového štítku.
Informace o produktu
VýrobceMICRON
Č. dílu výrobceMT47H256M8EB-25E:C
Objednací kód4050863
Technický list
Typ DRAMDDR2
Hustota Paměti2Gbit
Konfigurace Paměti256M x 8bit
Hodinová Frekvence Max400MHz
Pouzdro IOFBGA
Počet Pinů60Pinů
Napájecí Napětí Nom1.8V
Montáž IOPovrchová Montáž
Provozní Teplota Min0°C
Provozní Teplota Max85°C
Produktová Řada-
SVHCNo SVHC (17-Dec-2015)
Přehled produktu
MT47H256M8EB-25E:C is a DDR2 SDRAM. It uses a uses a double data rate architecture to achieve high-speed operation. The double data rate architecture is essentially for 4n-prefetch architecture, with an interface designed to transfer two data words per clock cycle at the I/O balls. A single READ or WRITE operation for the DDR2 SDRAM consists of a single 4n-bitwide, two-clock-cycle data transfer at the internal DRAM core and four corresponding n-bit-wide, one-half-clock-cycle data transfers at the I/O balls. It has JEDEC-standard of 1.8V I/O (SSTL_18-compatible) with differential data strobe (DQS, DQS#) option.
- Operating voltage range is –1.0V to 2.3V(VDD)
- 256Meg x 8 configuration, duplicate output strobe (RDQS) option for x8
- Packaging style is 60-ball 9.0mm x 11.5mm FBGA
- Timing (cycle time) is 2.5ns at CL = 5 (DDR2-800)
- Operating temperature range is 0°C to +85°C
- Data rate is 800MT/s, differential data strobe (DQS, DQS#) option
- DLL to align DQ and DQS transitions with CK, 8 internal banks for concurrent operation
- Programmable CAS latency (CL), WRITE latency = READ latency is 1ᵗCK
- Adjustable data-output drive strength, on-die termination (ODT)
- Supports JEDEC clock jitter specification
Technické specifikace
Typ DRAM
DDR2
Konfigurace Paměti
256M x 8bit
Pouzdro IO
FBGA
Napájecí Napětí Nom
1.8V
Provozní Teplota Min
0°C
Produktová Řada
-
Hustota Paměti
2Gbit
Hodinová Frekvence Max
400MHz
Počet Pinů
60Pinů
Montáž IO
Povrchová Montáž
Provozní Teplota Max
85°C
SVHC
No SVHC (17-Dec-2015)
Technické dokumenty (1)
Legislativa a životní prostředí
Země původu:
Country in which last significant manufacturing process was carried outZemě původu:Taiwan
Country in which last significant manufacturing process was carried out
Country in which last significant manufacturing process was carried outZemě původu:Taiwan
Country in which last significant manufacturing process was carried out
Tarif č.:85423239
US ECCN:EAR99
EU ECCN:NLR
Vyhovuje směrnici RoHS:Ano
RoHS
Vyhovuje směrnici RoHS o ftalátech:Ano
RoHS
SVHC:No SVHC (17-Dec-2015)
Stáhnout osvědčení o shodě
Osvědčení o shodě
Hmotnost (kg):.000001